首页 馆藏资源 舆情信息 标准服务 科研活动 关于我们
现行 SJ/T 10607-1994
到馆阅读
收藏跟踪
购买正版
半导体集成电路门阵列设计总则 Gate array design generals for semiconductor integrated circuits
发布日期: 1994-10-11
实施日期: 1995-04-01
废止日期: 2010-02-24
分类信息
关联关系
研制信息
相似标准/计划/法规
现行
SJ 20758-1999
半导体集成电路CMOS门阵列器件规范
Semiconductor integrated circuits Specification for COMS gate array devices
1999-11-10
现行
SJ/T 11706-2018
半导体集成电路 现场可编程门阵列测试方法
Semiconductor integrated circuits test methodof field programmable gate array
2018-02-09
现行
KS C IEC 60748-2-1(2016 Confirm)
반도체 소자 집적 회로-제2부:디지털 집적 회로 1절:바이폴러 모노리식 디지털 집적 회로 게이트 개별 규격 지침 (규정되지 않은 논리 배열은 제외)
半导体集成电路第2部分:数字集成电路第1节:双极单片数字集成电路门(不包括非承诺逻辑阵列)空白详细规范
2001-12-11
现行
KS C IEC 60748-2-1(2021 Confirm)
반도체 소자 집적 회로-제2부:디지털 집적 회로 1절:바이폴러 모노리식 디지털 집적 회로 게이트 개별 규격 지침 (규정되지 않은 논리 배열은 제외)
半导体集成电路第2部分:数字集成电路第一节:双极单片数字集成电路门(不包括非承诺逻辑阵列)空白详细规范
2001-12-11
现行
IEC 60748-2-1-1991
Semiconductor devices - Integrated circuits - Part 2-1: Digital integrated circuits - Blank detail specification for bipolar monolithic digital integrated circuit gates (excluding uncommitted logic arrays)
半导体器件 - 集成电路 - 第2-1部分:数字集成电路 - 双极单片数字集成电路门(不包括未提交的逻辑阵列)的空白详细规范
1991-10-01
现行
GB/T 5965-2000
半导体器件 集成电路 第2部分:数字集成电路 第一篇 双极型单片数字集成电路门电路(不包括自由逻辑阵列) 空白详细规范
Semiconductor devices--Integrated circuits--Part 2:Digital integrated circuits--Section one--Blank detail specification for bipolar monolithic digital integrated circuit gates(excluding uncommitted logic arrays)
2000-01-03
现行
GB/T 38345-2019
宇航用半导体集成电路通用设计要求
General design requirements of semiconductor integrate circuit for space application
2019-12-31
现行
BS QC 790132-1992
Specification for harmonized system of quality assessment for electronic components. Semiconductor devices. Integrated circuits. Blank detail specification. Bipolar monolithic digital integrated circuit gates (excluding uncommitted logic arrays)
电子元件质量评定协调体系规范 半导体器件 集成电路 空白详细规范 双极单片数字集成电路门(不包括未提交的逻辑阵列)
1992-01-31